-
根据ADC集成进读出电路的方式不同,数字读出电路也有以下3种架构:片级、列级以及像素级ADC数字读出电路架构。其中,像素级ADC数字读出电路架构虽为目前最先进的架构[8],但是要在10 μm ×10 μm的面积内实现高分辨率ADC的设计具有较大的难度,而且131万个ADC同时工作,读出电路的功耗将十分可观,因此并不适用与1280 × 1024,10 μm的读出电路设计。相比较而言,列级ADC数字读出电路架构在各方面性能和电路实现之间具有较好的平衡,是小像元读出电路的主流架构之一。列级ADC数字读出电路架构如图1所示,整个读出电路包含读出单元电路、ADC阵列以及数据传输电路三个主要部分组成。下面对应用于短波红外焦平面探测器的数字读出电路的各组成模块设计进行介绍。
-
读出单元电路的功能是将探测器光电流进行积分,转换成电压信号后传输至下一级电路进行处理。短波红外探测器相比中波和长波红外探测器具有光电流较小的特点,因此需要采用高注入效率的注入级电路;此外整个读出单元电路的版图面积必须小于等于10 μm × 10 μm,因此必须充分考虑读出单元电路的版图实现。
传统的注入级电路(例如3T结构)虽然具有简单的电路结构和较小的版图面积,但并不适用于短波焦平面红外探测器,因为在积分过程中探测器的偏置电压不断变化,光电流同时对积分电容和探测器分布电容进行积分,注入效率较低。文中采用电容反馈跨阻放大器型(CTIA)注入级电路,其通过引入高增益放大器,将积分电容跨接在放大器的输入端(即探测器光电二极管的正端)和输出端,探测器正端的偏置电压恒定,探测器光电流几乎只对积分电容积分,从而实现高注入效率[9]。整个读出单元电路的原理图如图2所示,其中Cint为积分电容,Cpd为探测器的分布电容。3T和CTIA结构的积分过程对比如图3所示。
CTIA注入级电路的核心在于高增益放大器,其增益决定了注入效率,假设放大器的增益为AV,根据注入效率的定义和米勒等效定理可以写出:
$$ \eta = \dfrac{1}{{1 + \dfrac{1}{{{A_v}}}\left( {1 + \dfrac{{{C_{pd}}}}{{{C_{{int} }}}}} \right)}} $$ (1) 假设Cpd为40 fF,对于60 fF的积分电容设计,可以计算得到当放大器增益大于50.5 dB时,注入效率η高于99.5%。
除此以外,CTIA电路的放大器还占据了较大的版图面积。常用的放大器结构通常包含5~9个晶体管,考虑到放大器的1/f噪声以及晶体管之间的匹配等,各晶体管不能采用最小尺寸设计,因此放大器具有较大的版图面积,这对于10 μm × 10 μm的像元面积而言具有很大影响。
考虑到以上两方面,文中采用了单端共源共栅(Cascode)放大器结构,如图2所示。整个放大器只包含4个晶体管,这为小面积读出单元电路设计打下了基础,同时放大器的增益达到了68 dB,读出电路的注入效率达到99.9%。
所设计的读出单元电路采用卷帘门曝光(Rolling shot)工作模式,其工作原理为:所有像元逐行开始积分,然后逐行结束积分并将积分后的光电信号逐行读出。与全局曝光(Global shot)相比,卷帘门曝光工作模式的读出单元电路无需采样/保持电容,为小面积设计提供了基础。
-
ADC是数字读出电路的关键组成模块,其对于读出电路乃至整个红外焦平面探测器的性能有重要影响。首先,ADC的分辨率影响着整个焦平面红外探测器的动态范围,针对红外信号高动态范围的特点,ADC的位数需要达到14 bit或以上;其次,ADC的转换速度影响着读出电路的工作速率和焦平面红外探测器的最高帧频,对于面阵规格为1280 × 1024的焦平面红外探测器,如果要求帧频高于100 Hz,则要求ADC的转换速度达到128 ksps;最后,ADC的功耗直接影响读出电路和焦平面红外探测器的功耗,对于面阵规格为1280 × 1024的数字读出电路,共包含1280个ADC,单个ADC的微小功耗提升,都将为焦平面红外探测器带来可观的功耗提升,因此ADC必须以低功耗实现。
为了满足上述要求,采用参考文献[6]中报道过的高分辨率、低功耗二阶Incremental Sigma-Delta ADC(其结构框图如图4所示),并在此基础上针对大面阵、小像元中心距读出电路的特点进行了优化。
图 4 二阶Incremental Sigma-Delta调制器结构框图
Figure 4. Diagram of the second order Incremental Sigma-Delta modulator
对于10 μm像元中心距的读出电路,单个ADC的版图宽度必须小于等于10 μm,即便将ADC阵列分为奇偶部分,分别放置于读出电路的上下两端,单个ADC的版图宽度也必须小于等于20 μm,这使得ADC的版图呈一种狭长的极端形状,不利于ADC中较为关键的模拟电路的对称性版图设计,进而造成模拟电路中差分器件的失配,并产生失调(offset);此外,对于1280 × 1024的面阵规格,整个ADC阵列的宽度将达到12.8 mm,CMOS工艺的偏差十分显著,ADC之间存在较大的电路参数(例如晶体管的阈值电压Vth,宽度和长度等)失配,这会使各个ADC的失调存在较大的差异,从而引起焦平面红外探测器的列级固定图案噪声(FPN)。
为此,在原先的设计基础加入失调消除技术(offset cancellation)以减小ADC的失调,同时降低了焦平面红外探测器的列FPN。对于二阶Incremental Sigma-Delta ADC,调制器是其主要的模拟电路模块,而调制器的核心是两个放大器,所以本次设计在放大器的输入端加入了由开关电容组成的失调消除电路,如图5所示,其工作原理如下:
在ADC开始转换之前,控制信号AZ有效,此时放大器接成单位增益负的反馈结构,假设放大器的开环增益为AV,放大器输入等效失调为VOS,则此时放大器输出端的电压VOUT为:
$$ {V_{OUT}} = \frac{{{A_V}}}{{1 + {A_V}}}{V_{OS}} $$ (2) 该电压被存储在电容COS上。在ADC转换的期间,控制信号AZ保持无效,此时正常的输入信号VIN送入到放大器,根据电荷重分配的原理可以得到此时放大器的输出信号VOUT′为:
$$ {V_{OUT}}' = - {A_V}\left(V_{IN} - \frac{{{V_{OS}}}}{{1 + {A_V}}}\right) $$ (3) 公式(3)表明,放大器的输入等效失调电压被减小至:
$$ {V_{OS}}' = \frac{{{V_{OS}}}}{{1 + {A_V}}} $$ (4) 对于所设计的放大器,开环增益为60 dB,因此其输入等效失调电压被减小至原来的1/1000。
在版图设计方面,为了减小由于差分晶体管失配带来的失调,采用交叉层叠的版图布局技术,将相邻两个ADC的调制器在垂直方向进行依次叠放,单个调制器的宽度限制被放宽到40 μm,从而可以充分采用共质心版图结构;此外,还在差分晶体管周围加入dummy器件以提高差分晶体管的匹配。ADC阵列的版图布局示意图如图6所示,从图中可以看到,采用该布局还使得相邻两个ADC的调制器集中在底部,而ADC的数字抽取滤波器(Decimator)仍然在Y方向平行排列,即ADC的模拟电路和数字电路在物理上分开,减小数字电路对模拟电路的干扰。
-
对于ADC的位数为14 bit,面阵规格为1280×1024的数字焦平面红外探测器,如果帧频为50 Hz,则读出电路的数据率约为0.9 Gbps,如果帧频为100 Hz,则数据率将超过1.8 Gbps。为了满足以上设计要求,采用了两项电路技术。
首先,采用4路高速、低功耗并行/串行数据转换电路完成ADC输出数据的多路选择和传输,所采用的并行/串行数据转换电路不仅能实现500 MHz以上的工作速率而且功耗仅为数毫瓦[6]。整个ADC阵列输出的并行数据被分为4组,分别传输到对应的并行/串行数据转换电路中转换成串行。4通道数据传输电路结构框图如图7所示。
其次,采用低压差分信号(LVDS)进行数据输出。LVDS技术能实现以数Gbps的速率传输串行数据,而且具有低功耗和低误码率的特点。结合所采用的并行/串行数据转换电路单路,整个读出电路的数据率可达到2 Gbps,支持数字焦平面红外探测器最高100 Hz的帧频。
-
所设计的1280 × 1024, 10 μm数字焦平面读出电路基于0.18 μm标准CMOS工艺进行了实现,图8为读出电路的芯片照片,所设计的数字读出电路与短波红外探测器进行了倒装焊互连,实现了数字短波红外探测器,其照片如图9所示。基于自主开发的测试平台对所设计的读出电路进行了测试。
在无光电流输入的情况下,对读出电路进行200帧输出数据的采集,通过计算每个像元的RMS噪声并计算所有像元RMS噪声的平均值,最终得到整个读出电路的读出噪声为1.03 LSB(最小可分辨位数),约为157 μV,测试结果如图10所示。
同样在无光电流输入的情况下,对读出电路输出数据求各列的平均值,并计算各列平均值的RMS值,最终得到读出电路的列FPN为18.5 LSB,约为整个输出范围的0.1%。得益于对ADC阵列采用的失调消除设计,相比参考文献[6]的设计,列FPN改善了约60%,测试结果如图11所示。
在50 Hz帧频的条件下,对读出电路的功耗进行了测试,其工作电压为3.3 V(像元阵列和ADC阵列等模块的工作电压)和1.8 V(数据传输和逻辑控制电路等模块的工作电压),测得读出电路的总功耗为165 mW,其中读出单元阵列的功耗为70 mW,ADC阵列的功耗为68 mW,4通道数据传输电路的功耗为17 mW,其余电路模块(包括逻辑控制电路和偏置电流产生电路等)的功耗为10 mW,如图12所示。
表1统计了所设计的数字读出电路的性能指标并与国外同类产品进行了比较。所设计的数字读出电路在ADC位数和噪声等性能指标方面达到国外产品的水平,但功耗和帧频还有改进的空间。ADC的转换速度是制约读出电路工作速度的关键因素之一,此外从图12可以看到,ADC阵列的功耗占整个读出电路功耗的40%以上,因此可以采用低功耗、高速列级ADC结构改善读出电路的功耗和工作速度,例如三阶Incremental Sigma-Delta ADC结构,其完成一次转换所需的时钟个数相比文中所采用的二阶Incremental Sigma-Delta ADC可以降低约3.5倍,不仅可以支持更高帧频的应用,而且数字模块的功耗可以大大降低;从图12还可以看到,读出单元阵列的功耗也是读出电路功耗的主要组成部分,因此低功耗CTIA注入级电路设计也是项目组下一步的研究方向之一。
表 1 各款数字读出电路性能对比
Table 1. Comparison of performance between different DROICs
Parameter This work SCD cardinal 1 280 HD [10] SBF262 [4] Format 1280 × 1024 1280 × 1024 1280 × 1024 Pitch/μm 10 10 16 Reading mode IWR/ITR IWR/ITR IWR/ITR ADC/bit 14 13 22 Well capacity 750 ke− 500 ke−
(Medium gain)−450 ke− Noise 59 e− 170 e− 93 e− Frame rate (max)/Hz 100 160 200 Power consumption 165 mW
@ 50 Hz150 mW
@ 60 Hz— Power supply/V 3.3/ 1.8 3.3/ 1.8 — 所设计的数字读出电路与短波红外探测器进行了倒装焊互连,实现了数字短波红外探测器组件,并搭配光学镜头和简易工装进行了成像验证,图13和图14为成像效果,图像经过了简单的两点校正。可以看到图像细节丰富,由于数字化探测器较好的信噪比和抗干扰性,成像清晰无杂波干扰。
1280 × 1024, 10 μm digital IRFPA readout integrated circuit design (Invited)
-
摘要: 焦平面红外探测器的数字读出是其发展的一个重要方向,相比传统的模拟红外焦平面探测器,数字红外焦平面探测器具有诸多优势。数字红外焦平面探测器的核心在于数字读出电路。文中详细介绍了1280 × 1024, 10 μm数字焦平面读出电路的设计和实现。通过对读出电路的测试得到其噪声为157 μV,在50 Hz帧频下功耗为165 mW,列级固定图案噪声为0.1%。所设计的数字读出电路与短波红外探测器成功实现了倒装焊互连并完成了成像,所成图像清晰、细节丰富。测试结果和探测器成像效果表明,所设计的数字读出电路具有低噪声、高传输带宽、高抗干扰性等特点,有助于提升红外焦平面探测器的各项性能。Abstract: Digital readout of infrared focal plane array (IRFPA) orients its development. Compared with traditional analog IRFPA, digital IRFPA has many advantages. The critical technique of digital IRFPA is the digital readout integrated circuit (DROIC). The design and implementation of the 1280 × 1024, 10 μm DROIC was introduced in detail in this paper. The DROIC was tested and the results showed its noise was 157 μV, the power consumption was 165 mW when frame rate was 50 Hz, and the column fix pattern noise was 0.1%. The DROIC interconnected short-wave infrared detector through flip chip successfully and completed imaging. The images had good resolution and rich details. The test results and images’ effect indicated that the DROIC has some features, such as low noise, wide transmission bandwidth and good resistance to interference and so on, and contributes to the development of IRFPA’s performance.
-
Key words:
- IRFPA /
- digital ROIC /
- large format /
- small pixel /
- column level ADC
-
表 1 各款数字读出电路性能对比
Table 1. Comparison of performance between different DROICs
Parameter This work SCD cardinal 1 280 HD [10] SBF262 [4] Format 1280 × 1024 1280 × 1024 1280 × 1024 Pitch/μm 10 10 16 Reading mode IWR/ITR IWR/ITR IWR/ITR ADC/bit 14 13 22 Well capacity 750 ke− 500 ke−
(Medium gain)−450 ke− Noise 59 e− 170 e− 93 e− Frame rate (max)/Hz 100 160 200 Power consumption 165 mW
@ 50 Hz150 mW
@ 60 Hz— Power supply/V 3.3/ 1.8 3.3/ 1.8 — -
[1] Yao Libin, Chen Nan. Digital IRFPA technology [J]. Infrared Technology, 2016, 38(5): 357-366. (in Chinese) [2] Gershon G, Albo A, Eylon M, et al. Mega-pixel InSb detector with 10 µm pitch [C]//Proceedings of SPIE, 2013, 8704: 870438. [3] Gershon G, Avnon E, Brumer M, et al. 10 μm pitch family of InSb and XBn detectors for MWIR imaging [C]//Proceedings of SPIE, 2017, 10177: 101771I. [4] Focal plane arrays [EB/OL].[2021-10-02]. https://www.lockheedmartin.com/en-us/products/focal-plane-arrays.html. [5] Bisotto S, Abergel J, Dupont B, et al. 7.5 m and 5 m pitch IRFPA developments in MWIR at CEA-LETI [C]//Proceedings of SPIE, 2019, 11002: 110021C. [6] Zhong Shengyou, Chen Nan, Fan Mingguo, et al. 640 × 512 digital InGaAs detector assembly [J]. Infrared and Laser Engineering, 2020, 49(7): 20190495. (in Chinese) [7] Zhang Jiqing, Zhong Shengyou, Li Zhengfen, et al. High frame rate 384×288 long-wave digital infrared focal plane array detector [J]. Acta Optica Sinica, 2021, 41(20): 2036001. (in Chinese) [8] Yao Libin, Chen Nan. High performance low noise digital readout circuit [J]. Infrared and Laser Engineering, 2020, 49(1): 0103009. (in Chinese) [9] Xu Ruoyu, Yuan Jie. A 1/2.5 inch VGA 400 fps CMOS image sensor with high sensitivity for machine vision [J]. IEEE J Solid-State Circuits, 2014, 49(10): 2342-2351. doi: 10.1109/JSSC.2014.2345018 [10] Fraenkel R, Berkowicz E, Bykov L, et al. High definition 10 μm pitch InGaAs detector with asynchronous laser pulse detection mode [C]//Proceedings of SPIE, 2016, 9819: 981903.